h1_key

當(dāng)前位置:首頁(yè) >新聞資訊 > 品牌資訊>賽靈思>Zynq 及 Vitis HLS 聲音合成和聲學(xué)控制的低時(shí)延技術(shù)
Zynq 及 Vitis HLS 聲音合成和聲學(xué)控制的低時(shí)延技術(shù)
2023-04-20 573次

  從音頻輸入到輸出,現(xiàn)有的實(shí)時(shí)數(shù)字音頻系統(tǒng)很難實(shí)現(xiàn)低于 1ms 的時(shí)延。實(shí)際上,200μs 是到目前為止可實(shí)現(xiàn)的最佳時(shí)延。INSA(法國(guó))的 Emeraude 研究團(tuán)隊(duì)正在開(kāi)發(fā) Syfala 編譯器,該編譯器結(jié)合了 Faust (一種用于實(shí)時(shí)音頻 DSP 的領(lǐng)域特定語(yǔ)言)和 AMD Vitis? HLS,使其為音頻 DSP 用戶提供非常高級(jí)的音頻合成工具。

  Emeraude 采用基于 AMD Zynq? 的FPGA 板卡、低時(shí)延音頻編解碼器和 Syfala 編譯器,在眾多簡(jiǎn)單的 DSP 程序上實(shí)現(xiàn)了 11μs 的低時(shí)延。這項(xiàng)新技術(shù)適用于聲音合成和主動(dòng)聲學(xué)控制。

  

 

  實(shí)時(shí)音頻數(shù)字信號(hào)處理(DSP)已經(jīng)在廣泛的計(jì)算機(jī)架構(gòu)上實(shí)現(xiàn):采用馮?諾依曼架構(gòu)的 CPU、多核 CPU、GPU、專(zhuān)用電路、FPGA 等。然而,實(shí)現(xiàn)超低時(shí)延(即小于 1ms)的唯一方法是使用專(zhuān)用電路,如 ASIC 或 FPGA。

  盡管如此,對(duì)于 DSP 程序員而言,使用 FPGA 幾乎是不可能的事情,因?yàn)樗麄儧](méi)有掌握硬件設(shè)計(jì)技能。

  因此,該項(xiàng)目的主要挑戰(zhàn)在于設(shè)計(jì)出一款工具,允許音頻 DSP 程序員以極低時(shí)延(即小于 100μs)在 FPGA 上實(shí)現(xiàn)任意音頻 DSP 算法。

  解決方案

  采用的解決方案是將音頻 DSP 語(yǔ)言編譯器(即 Faust)的輸出與 HLS 工具 Vitis HLS連接起來(lái)。Faust 編譯器不僅可處理軟硬件分區(qū),而且還可隔離將在 FPGA 上實(shí)施的內(nèi)核 DSP 算法,如圖 1 所示。

  

 

1:從 Faust 程序到 FPGA 的 Syfala 編譯流程

 

  Vitis HLS 用于實(shí)現(xiàn)該內(nèi)核 DSP 的硬件,允許訪問(wèn)外部 DDR 內(nèi)存以及使用 ARM Zynq 處理系統(tǒng)驅(qū)動(dòng)程序的硬件控制器。

  

 

2:DSP 硬件控制在 Digilent Zybo 板上實(shí)現(xiàn)

 

  INSA-LYON 的研究團(tuán)隊(duì)主管 Tanguy Risset 表示:“Vitis HLS 允許我們直接重復(fù)使用 Faust 編譯器生成的 C++ 代碼,因此從 Faust 高級(jí)規(guī)范直至 FPGA 比特流都無(wú)需經(jīng)歷手動(dòng)設(shè)計(jì)流程。此外,Vitis HLS 與 AMD 的設(shè)計(jì)流程能夠很好地集成在一起,方便我們進(jìn)行硬件/軟件的協(xié)同設(shè)計(jì)?!?/span>

 

  設(shè)計(jì)成效

  最終成效就是獲得一個(gè)新的編譯流程,可將任意音頻 DSP 程序自動(dòng)編譯到基于 AMD Zynq 7000 的 FPGA 板卡(如 Digilent Zybo 或 Genesys)上。這樣一來(lái),從模擬輸入到模擬輸出,所實(shí)現(xiàn)的程序的時(shí)延可低至 11μs。如此短的時(shí)延是前所未有的。該編譯器是開(kāi)源的,目前用于實(shí)現(xiàn)主動(dòng)聲學(xué)控制算法和 3D 音頻編解碼流程。

  Risset 補(bǔ)充道:“Vitis HLS 使我們能夠精確控制 IP 的時(shí)延。特別是 Vitis HLS 能夠生成一個(gè)有一個(gè)樣本延遲時(shí)延的 IP。這對(duì)于實(shí)現(xiàn)我們?cè)谀M與模擬之間實(shí)現(xiàn)的時(shí)延極為重要?!?/span>

  Risset 表示,Vitis HLS IP 的調(diào)度視圖有助于我們了解 Vitis HLS 是如何引導(dǎo)并行化,以及內(nèi)存訪問(wèn)是如何對(duì) IP 時(shí)延產(chǎn)生影響的。他補(bǔ)充道:“這促使我們?cè)?Faust 生成的 C++ 代碼中對(duì)內(nèi)存訪問(wèn)進(jìn)行優(yōu)化,這是實(shí)現(xiàn)低時(shí)延的必要步驟?!?/span>

 

  • 賽靈思(Xilinx)公司簡(jiǎn)介、產(chǎn)品、優(yōu)勢(shì)、運(yùn)用
  • 賽靈思(Xilinx)是一家在可編程邏輯器件領(lǐng)域具有開(kāi)創(chuàng)性和領(lǐng)導(dǎo)地位的公司。它在2022年被AMD收購(gòu),成為AMD自適應(yīng)和嵌入式計(jì)算事業(yè)部的重要組成部分。以下是關(guān)于賽靈思公司、產(chǎn)品、核心優(yōu)勢(shì)和主要應(yīng)用的詳細(xì)介紹:
    2025-06-09 330次
  • AMD推出符合DisplayPort? 2.1 8K視頻標(biāo)準(zhǔn)的FPGA和自適應(yīng) SoC
  • 全新 AMD DisplayPort 2.1 子系統(tǒng)支持 AMD UltraScale+ FPGA 和 Versal 架構(gòu)接收、處理和傳輸 8K(7680 x 4320 像素)超高清( UHD )視頻。專(zhuān)業(yè)音視頻和廣播設(shè)備制造商可以輕松集成和升級(jí)其設(shè)備,例如攝像機(jī)、專(zhuān)業(yè)顯示器、LED 視頻墻、投影儀、KVM 和廣播基礎(chǔ)設(shè)施,從而處理 8K 超高清視頻。
    2024-01-24 509次
  • AMD Vitis 軟件平臺(tái)2023.2版本發(fā)布
  • AMD宣布 Vitis? 統(tǒng)一軟件平臺(tái) 2023.2 版本發(fā)布,該版本提供了一個(gè)單一的環(huán)境,便于使用 AMD 自適應(yīng) SoC 與 FPGA 簡(jiǎn)化高性能設(shè)計(jì)的設(shè)計(jì)、仿真與實(shí)現(xiàn)。
    2023-11-02 1187次
  • Xilinx賽靈思Vivado? 設(shè)計(jì)套件加速自適應(yīng)SoC和FPGA產(chǎn)品設(shè)計(jì)
  • Xilinx賽靈思加快推出新型自適應(yīng) SoC 和 FPGA 設(shè)計(jì),硬件設(shè)計(jì)人員和系統(tǒng)架構(gòu)師需要探索更為高效的全新工作方式。AMD Vivado? 設(shè)計(jì)套件可提供易于使用的開(kāi)發(fā)環(huán)境和強(qiáng)大的工具,有助于加速大型自適應(yīng) SoC 和FPGA等系列產(chǎn)品的設(shè)計(jì)與上市。
    2023-11-02 909次
  • Versal 自適應(yīng) SoC讓 Combo PON方案高性能、易于使用
  • 通過(guò)提供 Combo PON 技術(shù)(由 AMD 提供支持),Adtran 更容易做出這一決定。Combo PON 可在單個(gè)解決方案中支持兩種類(lèi)型的網(wǎng)絡(luò),從而幫助服務(wù)提供商改變社區(qū)服務(wù)不足的現(xiàn)狀。
    2023-05-11 633次

    萬(wàn)聯(lián)芯微信公眾號(hào)

    元器件現(xiàn)貨+BOM配單+PCBA制造平臺(tái)
    關(guān)注公眾號(hào),優(yōu)惠活動(dòng)早知道!
    10s
    溫馨提示:
    訂單商品問(wèn)題請(qǐng)移至我的售后服務(wù)提交售后申請(qǐng),其他需投訴問(wèn)題可移至我的投訴提交,我們將在第一時(shí)間給您答復(fù)
    返回頂部