h1_key

當(dāng)前位置:首頁(yè) >新聞資訊 > 行業(yè)資訊>主要三類可編程邏輯器件
主要三類可編程邏輯器件
2023-04-04 670次

 

  GAL可編程邏輯器件

GAL(Generic Array Logic, GAL,通用數(shù)組邏輯)以PAL(可編程數(shù)組邏輯,PLD的一種)為基礎(chǔ),此是由萊迪思半導(dǎo)體公司所發(fā)明,GAL的特性與PAL相同,不過(guò)PAL的電路配置、配置只能進(jìn)行一次的程序刻錄,不能再有第二次,而GAL則可反復(fù)對(duì)電路配置、配置進(jìn)行刻錄、清除、再刻錄、再清除。這種可重復(fù)刻錄的特性,讓GAL在研發(fā)過(guò)程時(shí)的試制階段(prototyping stage)特別好用,一旦在邏輯電路的設(shè)計(jì)上發(fā)現(xiàn)有任何程序錯(cuò)誤,若是用GAL就能以重新刻錄的方式來(lái)修正錯(cuò)誤。此外,GAL也可以用PAL的刻錄器來(lái)進(jìn)行刻錄及再刻錄。還有PEEL(Programmable Electrically Erasable Logic),與GAL類似,PEEL由International CMOS Technology公司提出。

 

  CPLD可編程邏輯器件

  PAL、GAL僅適合用在約數(shù)百個(gè)邏輯門所構(gòu)成的小型電路,若要實(shí)現(xiàn)更大的電路,則適合用CPLD(Complex PLD,復(fù)雜型PLD),一顆CPLD內(nèi)等于包含了數(shù)顆的PAL,各PAL(邏輯區(qū)塊)間的互接連線也可以進(jìn)行程序性的規(guī)劃、刻錄,運(yùn)用這種多合一(All-In-One)的集成作法,使一顆CPLD就能實(shí)現(xiàn)數(shù)千個(gè),甚至數(shù)十萬(wàn)個(gè)邏輯門才能構(gòu)成的電路。

有些CPLD可以用PAL的刻錄器來(lái)進(jìn)行刻錄,但這種刻錄方式對(duì)經(jīng)常有數(shù)百只接腳的CPLD來(lái)說(shuō)并不方便。另一種刻錄方式是CPLD已焊于印刷電路板上,之后透過(guò)額外的臨時(shí)外接,或原有線路的內(nèi)接,使CPLD與個(gè)人電腦間能獲取連線,由個(gè)人電腦以串列或并行方式將新的刻錄資料發(fā)送到CPLD上,而CPLD內(nèi)部也具有解碼電路能對(duì)接收到的資料進(jìn)行還原解析,之后再進(jìn)行重新的刻錄,以此方式讓CPLD內(nèi)的程序獲得更新。

 

  FPGA可編程邏輯器件

  FPGA(Field Programmable Gate Array,F(xiàn)PGA),場(chǎng)式可編程閘數(shù)組或現(xiàn)場(chǎng)可編程閘數(shù)組,是以閘數(shù)組(Gate Array)技術(shù)為基礎(chǔ)所發(fā)展成的一種PLD。

  FPGA運(yùn)用一種邏輯門式的網(wǎng)格(Grid),這種網(wǎng)格與普通的「閘數(shù)組」相類似,網(wǎng)格可以在FPGA芯片出廠后才進(jìn)行配置配置的程序性規(guī)劃。FPGA通常也可以在焊接后再進(jìn)行程序刻錄、變更的工作,這某種程度上與大型的CPLD相似。絕大多數(shù)的FPGA,其內(nèi)部的程序配置配置是易失性的,所以在設(shè)備重新獲得電力后,就必須將配置配置內(nèi)容重新加載(re-load)到FPGA中,或者期望改變FPGA內(nèi)的配置配置時(shí),也必須進(jìn)行重新加載的動(dòng)作。FPGA與CPLD都很適合用在特殊、特定的工作上,這是以此類芯片的技術(shù)本質(zhì)來(lái)做為合適性的考量,然而有時(shí)在以經(jīng)濟(jì)性為主的權(quán)衡評(píng)估下也適合使用FPGA、CPLD,或者有時(shí)也會(huì)以工程師的個(gè)人偏好與經(jīng)驗(yàn)來(lái)決定。

 

  • 一文讀懂衛(wèi)星通信器件種類、功能、廠商、發(fā)展趨勢(shì)
  • 衛(wèi)星通信是一個(gè)復(fù)雜的系統(tǒng),它通過(guò)人造地球衛(wèi)星作為中繼站,來(lái)轉(zhuǎn)發(fā)無(wú)線電信號(hào),實(shí)現(xiàn)兩個(gè)或多個(gè)地球站之間的通信。這個(gè)系統(tǒng)可以大致分為三部分:空間段(衛(wèi)星本身)、地面段(用戶終端和信關(guān)站)和連接它們的無(wú)線電波。
    2025-10-10 8次
  • 國(guó)產(chǎn)FPGA公司、核心產(chǎn)品、應(yīng)用介紹
  • 近年來(lái),國(guó)產(chǎn)FPGA發(fā)展迅速,在技術(shù)、生態(tài)和應(yīng)用方面都取得了長(zhǎng)足進(jìn)步,成為實(shí)現(xiàn)芯片國(guó)產(chǎn)替代的關(guān)鍵力量。以下是對(duì)主要國(guó)產(chǎn)FPGA公司的詳細(xì)介紹:
    2025-09-28 203次
  • 一文讀懂?dāng)?shù)字隔離器芯片的原理、運(yùn)用、品牌、選型要點(diǎn)
  • 隔離器芯片的核心目的是在兩個(gè)電氣系統(tǒng)之間提供電氣隔離,同時(shí)允許數(shù)字信號(hào)或數(shù)據(jù)(有時(shí)甚至是電源)穿越這個(gè)隔離屏障。隔離意味著兩側(cè)電路沒(méi)有直接的電氣連接(沒(méi)有共用的地線或電源),從而防止危險(xiǎn)的電壓、電流浪涌、地線環(huán)路干擾或噪聲從一側(cè)傳遞到另一側(cè),保護(hù)人員和設(shè)備安全,并確保信號(hào)的完整性。
    2025-08-21 50次
  • 一文讀懂DRAM(動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器)工作原理、分類、主要廠商
  • DRAM是一種易失性半導(dǎo)體存儲(chǔ)器,用于計(jì)算機(jī)和其他數(shù)字設(shè)備作為主內(nèi)存。它的名字“動(dòng)態(tài)”源于需要周期性刷新存儲(chǔ)的數(shù)據(jù)。
    2025-06-19 93次
  • 一文讀懂FPGA的工作原理、關(guān)鍵參數(shù)、品牌、運(yùn)用
  • FPGA代表Field-Programmable Gate Array,中文譯為現(xiàn)場(chǎng)可編程門陣列。它是一種非常特殊的半導(dǎo)體集成電路芯片。與 CPU、GPU 或?qū)S眉呻娐沸酒诔鰪S時(shí)功能就固定不同,F(xiàn)PGA的硬件邏輯功能在制造完成后,可以由用戶在現(xiàn)場(chǎng)(Field)根據(jù)需要進(jìn)行編程(Programmable)來(lái)定義。 它本質(zhì)上是由大量可配置邏輯塊、可編程互連資源和豐富的輸入/輸出單元組成的陣列(Array)。
    2025-06-05 71次

    萬(wàn)聯(lián)芯微信公眾號(hào)

    元器件現(xiàn)貨+BOM配單+PCBA制造平臺(tái)
    關(guān)注公眾號(hào),優(yōu)惠活動(dòng)早知道!
    10s
    溫馨提示:
    訂單商品問(wèn)題請(qǐng)移至我的售后服務(wù)提交售后申請(qǐng),其他需投訴問(wèn)題可移至我的投訴提交,我們將在第一時(shí)間給您答復(fù)
    返回頂部