一、EPM1270T144C5N介紹
廠商型號(hào):EPM1270T144C5N
品牌名稱:INTEL(英特爾)
元件類別:CPLD復(fù)雜可編程邏輯器件
封裝規(guī)格:TQFP-144_20x20x05P
型號(hào)介紹: 基于行和列的架構(gòu)自定義邏輯
二、EPM1270T144C5N概述
MAX®II設(shè)備包含一個(gè)二維的基于行和列的架構(gòu)來(lái)實(shí)現(xiàn)自定義邏輯。列和行互連提供邏輯陣列塊之間的信號(hào)互連(LABs)。邏輯陣列由LAB組成,每個(gè)LAB包含10個(gè)邏輯元件(LEs)。LE是一個(gè)小的邏輯單元,提供用戶邏輯功能的有效實(shí)現(xiàn)。實(shí)驗(yàn)室在整個(gè)設(shè)備上被分組成行和列。MultiTrack?互連提供實(shí)驗(yàn)室之間的快速粒度定時(shí)延遲。與全局路由互連結(jié)構(gòu)相比,LEs之間的快速路由為添加的邏輯級(jí)別提供了最小的定時(shí)延遲。MAX II設(shè)備I/O引腳由位于設(shè)備外圍LAB行和列末端的I/O元件(IOE)提供。每個(gè)IOE包含一個(gè)雙向I/O緩沖區(qū),具有一些高級(jí)功能。I/O引腳支持Schmitt觸發(fā)輸入和各種單端標(biāo)準(zhǔn),如66-MHz, 32位PCI和LVTTL。MAX II設(shè)備提供全球時(shí)鐘網(wǎng)絡(luò)。全球時(shí)鐘網(wǎng)絡(luò)由四個(gè)驅(qū)動(dòng)整個(gè)設(shè)備的全球時(shí)鐘線組成,為設(shè)備內(nèi)的所有資源提供時(shí)鐘。全局時(shí)鐘線也可用于控制信號(hào),如清除,預(yù)置,或輸出啟用。
MAX®II系列瞬變非易失性cpld基于0.18 μ m, 6層金屬閃光過(guò)程,密度從240到2210邏輯元件(LEs)(128到2210等效宏單元)和8 Kbits的非易失性存儲(chǔ)。與其他CPLD架構(gòu)相比,MAX II器件提供了高I/O計(jì)數(shù)、快速性能和可靠的匹配。MAX II設(shè)備具有MultiVolt?核心、用戶閃存(UFM)塊和增強(qiáng)的系統(tǒng)內(nèi)可編程性(ISP),旨在降低成本和功耗,同時(shí)為總線橋接、I/O擴(kuò)展、上電復(fù)位(POR)和排序控制以及設(shè)備配置控制等應(yīng)用提供可編程解決方案。
特點(diǎn):
低成本、低功耗CPLD
●即時(shí)性、非易失性架構(gòu)
●待機(jī)電流低至2ma
●提供快速傳播延遲和時(shí)鐘到輸出時(shí)間
●提供四個(gè)全局時(shí)鐘,每個(gè)邏輯陣列有兩個(gè)時(shí)鐘可用
塊(實(shí)驗(yàn)室)
非易失性存儲(chǔ)的UFM塊高達(dá)8 Kbits
●多伏特核心使外部電源電壓的裝置
3.3 V/2.5 V或1.8 V
●多伏特I/O接口,支持3.3 v、2.5 v、1.8 v、1.5 v邏輯
水平
●總線友好的架構(gòu),包括可編程的轉(zhuǎn)換速率,驅(qū)動(dòng)器
強(qiáng)度,總線保持,和可編程上拉電阻
●Schmitt觸發(fā)允許噪音容忍輸入(每個(gè)可編程
銷)
●完全符合外設(shè)組件互連專用
興趣小組(PCI SIG) PCI本地總線規(guī)范,版本2.2
3.3-V工作在66 MHz
●支持hot-socketing
●內(nèi)置聯(lián)合測(cè)試行動(dòng)組(JTAG)邊界掃描測(cè)試(BST)
電路符合IEEE標(biāo)準(zhǔn)1149.1-1990
●ISP電路符合IEEE標(biāo)準(zhǔn)1532
三、EPM1270T144C5N中文參數(shù)/資料
系列:MAX® II
封裝:144-LQFP
包裝:托盤
可編程類型:系統(tǒng)內(nèi)可編程
延遲時(shí)間 tpd(1) 最大值:6.2 ns
供電電壓 - 內(nèi)部:2.5V,3.3V
邏輯元件/塊數(shù):1270
宏單元數(shù):980
I/O 數(shù):116
工作溫度:0°C ~ 85°C(TJ)
四、EPM1270T144C5N引腳圖、原理圖、料號(hào)解釋
EPM1270T144C5N引腳圖
EPM1270T144C5N電路圖(原理圖)
EPM1270T144C5N料號(hào)解釋