h1_key

當(dāng)前位置:首頁 >新聞資訊 > 產(chǎn)品資訊>英特爾>EPM1270T144C5N基于行和列的架構(gòu)自定義邏輯
EPM1270T144C5N基于行和列的架構(gòu)自定義邏輯
2022-09-01 716次


 

EPM1270T144C5N

 

一、EPM1270T144C5N介紹

  廠商型號:EPM1270T144C5N

  品牌名稱:INTEL(英特爾)

  元件類別:CPLD復(fù)雜可編程邏輯器件

  封裝規(guī)格:TQFP-144_20x20x05P

  型號介紹: 基于行和列的架構(gòu)自定義邏輯

 

 

二、EPM1270T144C5N概述

  MAX®II設(shè)備包含一個二維的基于行和列的架構(gòu)來實(shí)現(xiàn)自定義邏輯。列和行互連提供邏輯陣列塊之間的信號互連(LABs)。邏輯陣列由LAB組成,每個LAB包含10個邏輯元件(LEs)。LE是一個小的邏輯單元,提供用戶邏輯功能的有效實(shí)現(xiàn)。實(shí)驗(yàn)室在整個設(shè)備上被分組成行和列。MultiTrack?互連提供實(shí)驗(yàn)室之間的快速粒度定時延遲。與全局路由互連結(jié)構(gòu)相比,LEs之間的快速路由為添加的邏輯級別提供了最小的定時延遲。MAX II設(shè)備I/O引腳由位于設(shè)備外圍LAB行和列末端的I/O元件(IOE)提供。每個IOE包含一個雙向I/O緩沖區(qū),具有一些高級功能。I/O引腳支持Schmitt觸發(fā)輸入和各種單端標(biāo)準(zhǔn),如66-MHz, 32位PCI和LVTTL。MAX II設(shè)備提供全球時鐘網(wǎng)絡(luò)。全球時鐘網(wǎng)絡(luò)由四個驅(qū)動整個設(shè)備的全球時鐘線組成,為設(shè)備內(nèi)的所有資源提供時鐘。全局時鐘線也可用于控制信號,如清除,預(yù)置,或輸出啟用。

 

  MAX®II系列瞬變非易失性cpld基于0.18 μ m, 6層金屬閃光過程,密度從240到2210邏輯元件(LEs)(128到2210等效宏單元)和8 Kbits的非易失性存儲。與其他CPLD架構(gòu)相比,MAX II器件提供了高I/O計(jì)數(shù)、快速性能和可靠的匹配。MAX II設(shè)備具有MultiVolt?核心、用戶閃存(UFM)塊和增強(qiáng)的系統(tǒng)內(nèi)可編程性(ISP),旨在降低成本和功耗,同時為總線橋接、I/O擴(kuò)展、上電復(fù)位(POR)和排序控制以及設(shè)備配置控制等應(yīng)用提供可編程解決方案。

 

  特點(diǎn):

  低成本、低功耗CPLD

  ●即時性、非易失性架構(gòu)

  ●待機(jī)電流低至2ma

  ●提供快速傳播延遲和時鐘到輸出時間

  ●提供四個全局時鐘,每個邏輯陣列有兩個時鐘可用

  塊(實(shí)驗(yàn)室)

  非易失性存儲的UFM塊高達(dá)8 Kbits

  ●多伏特核心使外部電源電壓的裝置

  3.3 V/2.5 V或1.8 V

  ●多伏特I/O接口,支持3.3 v、2.5 v、1.8 v、1.5 v邏輯

  水平

  ●總線友好的架構(gòu),包括可編程的轉(zhuǎn)換速率,驅(qū)動器

  強(qiáng)度,總線保持,和可編程上拉電阻

  ●Schmitt觸發(fā)允許噪音容忍輸入(每個可編程

  銷)

  ●完全符合外設(shè)組件互連專用

  興趣小組(PCI SIG) PCI本地總線規(guī)范,版本2.2

  3.3-V工作在66 MHz

  ●支持hot-socketing

  ●內(nèi)置聯(lián)合測試行動組(JTAG)邊界掃描測試(BST)

  電路符合IEEE標(biāo)準(zhǔn)1149.1-1990

  ●ISP電路符合IEEE標(biāo)準(zhǔn)1532

 

 

 

三、EPM1270T144C5N中文參數(shù)/資料

系列:MAX® II

  封裝:144-LQFP

  包裝:托盤

  可編程類型:系統(tǒng)內(nèi)可編程

  延遲時間 tpd(1) 最大值:6.2 ns

  供電電壓 - 內(nèi)部:2.5V,3.3V

  邏輯元件/塊數(shù):1270

  宏單元數(shù):980

  I/O 數(shù):116

  工作溫度:0°C ~ 85°C(TJ)

 

 

 

 

四、EPM1270T144C5N引腳圖、原理圖、料號解釋

 

 

EPM1270T144C5N引腳圖

 

 

 

 

EPM1270T144C5N電路圖(原理圖)

 

 

 

 

EPM1270T144C5N料號解釋

 

 

  • 推出全新英特爾? Agilex? 7 FPGA 和 SoC (AGI 041)
  • 英特爾在巴塞羅那世界移動通信大會 (Mobile World Congress, MWC) 期間宣布推出全新英特爾? Agilex? 7 FPGA 和 SoC (AGI 041),為在現(xiàn)代數(shù)據(jù)中心、通信和企業(yè)網(wǎng)絡(luò)中創(chuàng)建高速、低時延、安全的基礎(chǔ)設(shè)施提供支持。這些設(shè)備可用于開發(fā)先進(jìn)的 SmartNIC 和基礎(chǔ)設(shè)施處理單元 (IPU),用以管理高速存儲和加速服務(wù)器,并可通過多個獨(dú)立的 PCIe 5.0 端口連接至多個服務(wù)器 CPU,同時支持 100G、200G 和 400G 以太網(wǎng)數(shù)據(jù)中心基礎(chǔ)設(shè)施連接。
    2023-06-09 835次
  • 英特爾Agilex 7 FPGA F-Tile高速收發(fā)器
  • 英特爾發(fā)布了英特爾Agilex??7 FPGA F-Tile,并配備市場領(lǐng)先的現(xiàn)場可編程門陣列(FPGA)收發(fā)器。包括數(shù)據(jù)中心和高速網(wǎng)絡(luò)。英特爾Agilex 7 FPGA F-Tile為嵌入式、網(wǎng)絡(luò)和云計(jì)算客戶而設(shè)計(jì)。
    2023-03-14 885次
  • 10CL006YE144I7G經(jīng)過低成本和低靜功率的優(yōu)化
  • 10CL006YE144I7G經(jīng)過低成本和低靜功率的優(yōu)化,10CL006YE144I7G gpga已成為高容量和成本敏感應(yīng)用的理想選擇。IntelCyclone10LP設(shè)備提供高密度可編程門、板載資源和通用I/o。這些資源可以滿足I/O擴(kuò)展和芯片對芯片接口需求。10CL006YE144I7G架構(gòu)適用于許多細(xì)分市場的智能和連接端。
    2022-09-05 1065次
  • EPM1270T144C5N基于行和列的架構(gòu)自定義邏輯
  • 萬聯(lián)芯城為您提供:EPM1270T144C5N基于行和列的架構(gòu)自定義邏輯的引腳圖、電路圖、封裝圖,EPM1270T144C5N中文資料和詳細(xì)參數(shù),EPM1270T144C5NPDF數(shù)據(jù)手冊在線查看和下載。買EPM1270T144C5N就上萬聯(lián)芯城-電子元器件一站式供應(yīng)鏈服務(wù)。
    2022-09-01 717次
  • EPM1270T144I5N-32位通用微控制器
  • 萬聯(lián)芯城為您提供:INTEL(英特爾)EPM1270T144I5N32位通用微控制器的引腳圖、電路圖、封裝圖,EPM1270T144I5N中文資料和詳細(xì)參數(shù),EPM1270T144I5NPDF數(shù)據(jù)手冊在線查看和下載。買EPM1270T144I5N就上萬聯(lián)芯城-電子元器件一站式供應(yīng)鏈服務(wù)。
    2022-08-31 536次

    萬聯(lián)芯微信公眾號

    元器件現(xiàn)貨+BOM配單+PCBA制造平臺
    關(guān)注公眾號,優(yōu)惠活動早知道!
    10s
    溫馨提示:
    訂單商品問題請移至我的售后服務(wù)提交售后申請,其他需投訴問題可移至我的投訴提交,我們將在第一時間給您答復(fù)
    返回頂部