h1_key

當前位置:首頁 >新聞資訊 > 行業(yè)資訊>降低電路硬件壓力系統(tǒng)解決方案
降低電路硬件壓力系統(tǒng)解決方案
2022-11-07 589次

  系統(tǒng)架構(gòu)師和電路硬件設(shè)計人員針對最終應(yīng)用(如測試和測量、工業(yè)自動化、醫(yī)療健康)需求,往往要耗費大量研發(fā)資源來開發(fā)高性能、分立式精密線性信號鏈模塊,以實現(xiàn)測量和保護、調(diào)節(jié)和采集或合成和驅(qū)動。本文將重點討論精密數(shù)據(jù)采集子系統(tǒng),如圖1所示。

  

1.png 

  圖1. 高級數(shù)據(jù)采集系統(tǒng)框圖


  隨著研發(fā)預(yù)算和上市時間的不可預(yù)測,電子產(chǎn)業(yè)發(fā)生了變化。(TTM)控制越來越嚴格,用于構(gòu)建模擬電路和制作原始形狀來驗證其功能的時間越來越少。散熱性能和印刷電路板(PCB)在密度有限的情況下,硬件開發(fā)人員需要通過縮小尺寸的復(fù)雜設(shè)計提供先進的精密數(shù)據(jù)轉(zhuǎn)換性能和更高的魯棒性。通過系統(tǒng)級包裝(SiP)技術(shù)的異構(gòu)集成繼續(xù)推動電子產(chǎn)業(yè)向更高密度、更多功能、更強的性能和更長的平均無故障時間發(fā)展。本文將介紹ADI公司如何利用異質(zhì)集成改變競爭環(huán)境,提供對應(yīng)用產(chǎn)生重大影響的解決方案。

  系統(tǒng)設(shè)計師面臨著許多挑戰(zhàn),不僅需要為最終原型選擇設(shè)備和優(yōu)化設(shè)計,還需要滿足驅(qū)動的要求ADC輸入,保護ADC輸入以避免壓力事件的影響,最大限度地降低系統(tǒng)功耗,并使用低功耗微處理器和/或數(shù)字隔離器來實現(xiàn)更高的系統(tǒng)吞吐量。OEM更加關(guān)注系統(tǒng)軟件和應(yīng)用程序,以創(chuàng)建一個獨特的系統(tǒng)解決方案,并將更多的資源分配給軟件開發(fā),而不是硬件開發(fā)。這增加了硬件開發(fā)的壓力,需要進一步減少設(shè)計迭代。

開發(fā)數(shù)據(jù)采集信號鏈的系統(tǒng)設(shè)計人員通常需要高輸入阻抗才能與各種傳感器直接接口,這些傳感器可能具有變共模電壓、單極或雙極單端或差分輸入信號。通過圖2全面分析使用分立器件實現(xiàn)的典型信號鏈,了解系統(tǒng)設(shè)計人員的一些主要技術(shù)難點。圖為精密數(shù)據(jù)采集子系統(tǒng)的關(guān)鍵部分,其中20Vp-p儀表放大器導(dǎo)出施加全差分放大器(FDA)同相輸入FDA提供必要的信號調(diào)理,包括電平轉(zhuǎn)換、信號衰減、0導(dǎo)出擺幅V5V導(dǎo)出共模電壓為2.5V,相反,這樣做ADC輸入提供10Vp-p區(qū)分信號,以最大限度地擴大其動態(tài)范圍。選用儀表放大器?!?/font>15V雙電源供電,而FDA5V/1V供電,ADC5V電源供電。使用反饋電阻。(RF1=RF2)增益電阻(RG1=RG2)的比率,FDA增益設(shè)置為0.5。FDA的噪聲增益(NG)定義為:

  

2.png 

  其中β1β2為反饋系數(shù):

  

3.png 

  

4.png 

  圖2. 典型數(shù)據(jù)采集信號鏈的簡化原理圖。


  本節(jié)將探討FDA周圍的電路不平衡(β1 ≠ β2)或反饋和增益電阻(R G1 、R G2 R F1 、R F2 )的不匹配對SNR、失真、線性度、增益誤差、偏移和輸入共模抑制比等關(guān)鍵技術(shù)參數(shù)有何影響。FDA的差分輸出電壓取決于V OCM ,因此,當反饋系數(shù)β1β2不相等時,輸出幅度或相位的任何不平衡都會在輸出端產(chǎn)生不良共模成分,這些共模成分以噪聲增益放大后,會導(dǎo)致FDA的差分輸出中存在冗余噪聲和失調(diào)。因此,增益/反饋電阻的比值必須匹配。換言之,輸入源阻抗和RG2 (RG1)的組合應(yīng)匹配(β1 = β2),以避免信號失真和各輸出信號的共模電壓失配,并防止FDA的共模噪聲增加。要抵消差分失調(diào)并避免輸出失真,可添加一個與增益電阻(RG1)串聯(lián)的外部電阻。不僅如此,增益誤差偏移還受電阻類型的影響,例如薄膜、低溫度系數(shù)電阻等,而在成本和電路板空間受限的情況下尋找匹配的電阻并不容易。

  此外,由于額外成本和PCB上的空間有限,很多設(shè)計人員在創(chuàng)建單數(shù)雙極性電源時遇到不少麻煩。設(shè)計人員還需要仔細選擇合適的無源器件,包括RC低通濾波器(放在ADC驅(qū)動器輸出和ADC輸入之間)以及用于逐次逼近寄存器(SAR) ADC動態(tài)參考節(jié)點的去耦電容。RC濾波器有助于限制ADC輸入端噪聲,并減少來自SARADC輸入端容性DAC的反沖。應(yīng)選擇C0GNP0型電容和合理的串聯(lián)電阻值,使放大器保持穩(wěn)定并限制其輸出電流。最后,PCB布局對于保持信號完整性以及實現(xiàn)信號鏈的預(yù)期性能至關(guān)重要。

  簡化客戶的設(shè)計進程

  許多系統(tǒng)設(shè)計人員最終都是為相同的應(yīng)用設(shè)計不同的信號鏈架構(gòu)。然而,并非所有設(shè)計都適用同一種信號鏈,因此ADI公司提供具有先進性能的完整信號鏈μModule?解決方案,專注于信號鏈、信號調(diào)理和數(shù)字化的通用部分,以此彌補標準分立器件和高度集成的客戶特定IC之間的缺口,幫助解決主要難點。ADAQ4003SiP解決方案,較好地兼顧了降低研發(fā)成本和縮減尺寸兩方面因素,同時加快了原型制作。

  ADAQ4003 μModule精密數(shù)據(jù)采集解決方案采用ADI的先進SiP技術(shù),將多個通用信號處理和調(diào)理模塊以及關(guān)鍵無源器件集成到單個設(shè)備中(見圖5)ADAQ4003包括低噪聲、FDA、穩(wěn)定的基準電壓源緩沖器和高分辨率18位、2 MSPS SAR ADC。

  ADAQ4003通過將元件選擇、優(yōu)化和布局從設(shè)計人員轉(zhuǎn)移到器件本身,簡化了信號鏈設(shè)計,縮短了精密測量系統(tǒng)的開發(fā)周期,并解決了上一節(jié)討論的所有主要問題。FDA周圍的精密電阻陣列使用ADI專有的 i Passives?技術(shù)構(gòu)建,可解決電路不平衡問題,減少寄生效應(yīng),有助于實現(xiàn)高達0.005%的出色增益匹配,并優(yōu)化漂移性能(1 ppm/°C)。與分立式無源器件相比,iPassives技術(shù)還具有尺寸優(yōu)勢,從而最大限度地減少了與溫度相關(guān)的誤差源,并減少了系統(tǒng)級校準工作。FDA提供快速建立和寬共模輸入范圍以及精確的可配置增益選項(0.45、0.520.9、11.9)性能,允許進行增益或衰減調(diào)節(jié),支持全差分或單端到差分。

  ADAQ4003ADC驅(qū)動器和ADC之間配置了一個單極點RC濾波器,旨在最大限度地減少建立時間,增加輸入信號帶寬。此外為基準電壓節(jié)點和電源提供了所有必要的去耦電容,以簡化物料清單(BOM)。ADAQ4003還內(nèi)置一個配置為單位增益的基準電壓緩沖器,用于驅(qū)動SAR ADC基準電壓節(jié)點和相應(yīng)去耦電容的動態(tài)輸入阻抗,實現(xiàn)優(yōu)化性能。REF引腳上的10 μF是在位判斷過程中幫助補充內(nèi)部電容DAC電荷的關(guān)鍵要求,對于實現(xiàn)峰值轉(zhuǎn)換性能至關(guān)重要。與許多傳統(tǒng)SAR ADC信號鏈相比,通過內(nèi)置基準電壓緩沖器,由于基準電壓源驅(qū)動高阻抗節(jié)點,而不是SAR電容陣列的動態(tài)負載,因此用戶可以實現(xiàn)功耗更低的基準電壓源。而且可以靈活選擇與所需模擬輸入范圍匹配的基準電壓緩沖器輸入電壓。

  小尺寸簡化了PCB布局并支持高通道密度

  與傳統(tǒng)分立式信號鏈相比(如圖3所示),ADAQ40037 mm × 7 mmBGA封裝尺寸至少縮減了4倍,可在不犧牲性能的情況下實現(xiàn)小型儀器儀表。

  

5.png 

  圖3. ADAQ4003 μModule器件與分立信號鏈解決方案的尺寸對比。

  印刷電路板布局對于保持信號完整性以及實現(xiàn)信號鏈的預(yù)期性能至關(guān)重要。ADAQ4003的模擬信號位于左側(cè),數(shù)字信號位于右側(cè),這種引腳排列可以簡化布局。換言之,這樣設(shè)計人員就能夠?qū)⒚舾械哪M部分和數(shù)字部分保持分離,并限制在電路板的一定區(qū)域內(nèi),避免數(shù)字和模擬信號交叉以減輕輻射噪聲。ADAQ4003集成了用于基準電壓源(REF)和電源(VS+VS?、VDDVIO)引腳的所有必要的(低等效串聯(lián)電阻(ESR)和低等效串聯(lián)電感(ESL))去耦陶瓷電容。這些電容在高頻時會提供低阻抗接地路徑,以便處理瞬態(tài)電流。

  無需外部去耦電容,沒有這些電容,也就不會產(chǎn)生已知的性能影響或任何EMI問題。通過移除用于形成板載供電軌 的基準電壓源和LDO穩(wěn)壓器輸出端的外部去耦電容,在 (REF, VS+, VS?, VDD, VIO)ADAQ4003評估板上可以驗證這一性能影響。圖4顯示了不論使用還是移除外部去耦電容,雜散噪聲都被隱藏在低于?120 dB的本底噪聲下。ADAQ4003采用小尺寸設(shè)計,可實現(xiàn)高通道密度PCB布局,同時減輕了散熱挑戰(zhàn)。但是,各器件的布局和PCB上各種信號的路由至關(guān)重要。輸入和輸出信號采用對稱路由,同時電源電路遠離單獨電源層上的模擬信號路徑,并采用盡可能寬的走線,對于提供低阻抗路徑、減小電源線路上的毛刺噪聲影響以及避免EMI問題尤其重要。

  

6.png 

  圖4. 提供短路輸入ADAQ4003 FFT,在移除各個供電軌的外部去耦電容前后性能保持不變。

  使用高阻抗PGIA驅(qū)動ADAQ4003

  如前所述,通常需要高輸入阻抗前端才能直接與各種類型的傳感器連接。大多數(shù)儀器儀表和可編程增益儀表放大器(PGIA)具有單端輸出,無法直接驅(qū)動全差分數(shù)據(jù)采集信號鏈。但是, LTC6373 PGIA提供全差分輸出、低噪聲、低失真和高帶寬,可直接驅(qū)動ADAQ4003而不影響精密性能,因此適合許多信號鏈應(yīng)用。LTC6373通過可編程增益設(shè)置(使用A2、A1A0引腳)在輸入端和輸出端實現(xiàn)直流耦合。

  在圖5中,LTC6373采用差分輸入至差分輸出配置和±15 V雙電源。根據(jù)需要,LTC6373也可采用單端輸入至差分輸出配置。LTC6373直接驅(qū)動ADAQ4003,其增益設(shè)置為0.454。LTC6373V OCM 引腳接地,其輸出擺幅在?5.5 V+5.5 V之間(相位相反)ADAQ4003FDALTC6373的輸出進行電平轉(zhuǎn)換以匹配ADAQ4003所需的輸入共模,并提供利用ADAQ4003 μModule器件內(nèi)ADC最大2V REF 峰值差分信號范圍所需的信號幅度。圖6和圖7顯示使用LTC6373的各種增益設(shè)置的SNRTHD性能,而圖8顯示圖5所示電路配置的±0.65 LSB/±0.25 LSBINL/DNL性能。

  

7.png 

  圖5. LTC6373驅(qū)動ADAQ4003(增益 = 0.454,2 MSPS)。

  

8.png 

  圖6. SNRLTC6373增益設(shè)置,LTC6373驅(qū)動ADAQ4003(增益 = 0.454,2 MSPS)

  

9.png 

  圖7. THDLTC6373增益設(shè)置,LTC6373驅(qū)動ADAQ4003(增益 = 0.454,2 MSPS)。

  

10.png 

  圖8. INL/DNL性能,LTC6373(增益 = 1)驅(qū)動ADAQ4003(增益 = 0.454)。


  ADAQ4003 μModule應(yīng)用案例:ATE

  本節(jié)將重點介紹ADAQ4003如何適用于ATE的源表(SMU)和設(shè)備電源。這些模塊化儀器儀表用于測試快速增長的智能手機、5G、汽車和物聯(lián)網(wǎng)市場的各種芯片類型。這些精密儀器儀表具有拉電流/灌電流功能,每個處理程控電壓電流調(diào)節(jié)的通道都需要一個控制環(huán)路,并且它們需要高精度(特別是良好的線性度)、速度、寬動態(tài)范圍(用于測量μA/μV信號電平)、單調(diào)性和小尺寸,以容納同時增加的通道數(shù)。ADAQ4003提供出色的精密性能,可減少終端系統(tǒng)的器件數(shù)量,并允許在電路板空間受限的情況下提高通道密度,同時減輕了此類直流測量可擴展測試儀器儀表的校準工作和散熱挑戰(zhàn)。ADAQ4003的高精度與快速采樣速率相結(jié)合,可降低噪聲,并且無延遲,因此非常適合控制環(huán)路應(yīng)用,可提供出色的階躍響應(yīng)和快速建立時間,從而提高測試效率。ADAQ4003通過消除因自身漂移和電路板空間限制而需要在儀器儀表上分配基準電壓的緩沖區(qū),幫助減輕了設(shè)計負擔。此外,漂移性能和元件老化決定測試儀器儀表的精度,因此ADAQ4003的確定性漂移降低了重新校準的成本,縮短了儀器儀表的停機時間。ADAQ4003滿足這些要求,使儀器儀表能夠測量較低的電壓和電流范圍,有助于針對各種負載條件優(yōu)化控制環(huán)路,從而明顯改善儀器儀表的工作特性、測試效率、吞吐量和成本。這些儀器儀表的高測試吞吐量和較短的測試時間將幫助最終用戶降低測試成本。SMU高級框圖如圖9所示,相應(yīng)的信號鏈如圖5所示。

  

11.png 

  圖9. 源表簡化框圖。


  高吞吐速率支持ADAQ4003的過采樣,從而實現(xiàn)較低的有效值噪聲并可在寬帶寬范圍內(nèi)檢測到小振幅信號。對ADAQ4003進行4倍過采樣可額外提供1位分辨率(這是因為ADAQ4003提供了足夠的線性度,如圖8所示),或增加6 dB的動態(tài)范圍,換言之,由于此過采樣而實現(xiàn)的動態(tài)范圍改進定義為:ΔDR = 10 × log10 (OSR),單位dB。ADAQ4003的典型動態(tài)范圍在2 MSPS時為100 dB,對于5 V基準電壓源,其輸入對地短路。因此,ADAQ40031.953 kSPS輸出數(shù)據(jù)速率下進行1024倍過采樣時,它提供約130 dB的出色動態(tài)范圍,增益為0.4540.9,可以精確地檢測出幅度極小的μV信號。圖10顯示了ADAQ4003在各種過采樣速率和1 kHz10 kHz輸入頻率下的動態(tài)范圍和SNR。

  

12.png 

  圖10. ADAQ4003各種輸入頻率下的動態(tài)范圍以及SNR與過采樣速率(OSR)

  

13.png 

  圖11. 使用信號鏈μModule技術(shù)降低總擁有成本。


  結(jié)論

  本文介紹了與設(shè)計精密數(shù)據(jù)采集系統(tǒng)相關(guān)的一些重要方面和技術(shù)挑戰(zhàn),以及ADI公司如何利用其線性和轉(zhuǎn)換器領(lǐng)域知識開發(fā)高度差異化的ADAQ4003信號鏈μModule解決方案,來解決一些棘手的工程設(shè)計問題。ADAQ4003能夠減輕工程設(shè)計工作,如器件選擇和構(gòu)建可投入量產(chǎn)的原型,使系統(tǒng)設(shè)計人員能夠更快地為最終客戶提供出色的系統(tǒng)解決方案。

  ADAQ4003 μModule器件出色的精度性能和小尺寸對各種精密數(shù)據(jù)轉(zhuǎn)換應(yīng)用頗具實用價值,具體應(yīng)用包括自動化測試設(shè)備(SMU、DPS)、電子測試和測量(阻抗測量)、醫(yī)療健康(生命體征監(jiān)測、診斷、成像)等,以及一些工業(yè)用途(機器自動化輸入/輸出模塊)ADAQ4003μModule解決方案可顯著降低系統(tǒng)設(shè)計人員的總擁有成本(如圖11所示的各項),降低PCB組裝成本,通過提高批次產(chǎn)量增強生產(chǎn)支持,支持可擴展/模塊化平臺的設(shè)計重用,還簡化了最終應(yīng)用的校準工作,同時加快了上市時間。

 

  • 一文讀懂衛(wèi)星通信器件種類、功能、廠商、發(fā)展趨勢
  • 衛(wèi)星通信是一個復(fù)雜的系統(tǒng),它通過人造地球衛(wèi)星作為中繼站,來轉(zhuǎn)發(fā)無線電信號,實現(xiàn)兩個或多個地球站之間的通信。這個系統(tǒng)可以大致分為三部分:空間段(衛(wèi)星本身)、地面段(用戶終端和信關(guān)站)和連接它們的無線電波。
    2025-10-10 9次
  • 國產(chǎn)FPGA公司、核心產(chǎn)品、應(yīng)用介紹
  • 近年來,國產(chǎn)FPGA發(fā)展迅速,在技術(shù)、生態(tài)和應(yīng)用方面都取得了長足進步,成為實現(xiàn)芯片國產(chǎn)替代的關(guān)鍵力量。以下是對主要國產(chǎn)FPGA公司的詳細介紹:
    2025-09-28 215次
  • 一文讀懂數(shù)字隔離器芯片的原理、運用、品牌、選型要點
  • 隔離器芯片的核心目的是在兩個電氣系統(tǒng)之間提供電氣隔離,同時允許數(shù)字信號或數(shù)據(jù)(有時甚至是電源)穿越這個隔離屏障。隔離意味著兩側(cè)電路沒有直接的電氣連接(沒有共用的地線或電源),從而防止危險的電壓、電流浪涌、地線環(huán)路干擾或噪聲從一側(cè)傳遞到另一側(cè),保護人員和設(shè)備安全,并確保信號的完整性。
    2025-08-21 57次
  • 一文讀懂DRAM(動態(tài)隨機存取存儲器)工作原理、分類、主要廠商
  • DRAM是一種易失性半導(dǎo)體存儲器,用于計算機和其他數(shù)字設(shè)備作為主內(nèi)存。它的名字“動態(tài)”源于需要周期性刷新存儲的數(shù)據(jù)。
    2025-06-19 105次
  • 一文讀懂FPGA的工作原理、關(guān)鍵參數(shù)、品牌、運用
  • FPGA代表Field-Programmable Gate Array,中文譯為現(xiàn)場可編程門陣列。它是一種非常特殊的半導(dǎo)體集成電路芯片。與 CPU、GPU 或?qū)S眉呻娐沸酒诔鰪S時功能就固定不同,F(xiàn)PGA的硬件邏輯功能在制造完成后,可以由用戶在現(xiàn)場(Field)根據(jù)需要進行編程(Programmable)來定義。 它本質(zhì)上是由大量可配置邏輯塊、可編程互連資源和豐富的輸入/輸出單元組成的陣列(Array)。
    2025-06-05 75次
    10s
    溫馨提示:
    訂單商品問題請移至我的售后服務(wù)提交售后申請,其他需投訴問題可移至我的投訴提交,我們將在第一時間給您答復(fù)