h1_key

當前位置:首頁 >新聞資訊 > 技術(shù)文章>亞德諾>ADI精密信號鏈設(shè)計-可編程增益儀表放大器
ADI精密信號鏈設(shè)計-可編程增益儀表放大器
2022-11-03 552次

  精密數(shù)據(jù)采集子系統(tǒng)通常由高性能的分立線性信號鏈模塊組成,用于測量和保護、調(diào)整和獲取,或生成和驅(qū)動。在開發(fā)這些數(shù)據(jù)采集信號鏈時,硬件開發(fā)人員通常需要高輸入阻抗來直接連接多個傳感器。在這種情況下,通常需要使用可編程增益使電路適應(yīng)具有可變共模電壓的不同輸入信號振幅-單極性或雙極性和單端或差分信號。PGIA傳統(tǒng)上,它是由單端導(dǎo)出組成的,基于全差分和高精度,該導(dǎo)出不能直接全速驅(qū)動SAR架構(gòu)的ADC,至少需要一個信號調(diào)節(jié)或驅(qū)動級放大器。

隨著人們越來越重視通過系統(tǒng)軟件和應(yīng)用程序提供不同的系統(tǒng)解決方案,整個行業(yè)正在迅速發(fā)展和變化。然而,由于緊張的研發(fā)預(yù)算和上市時間的限制,構(gòu)建模擬電路和生產(chǎn)原始形狀來驗證其功能的時間越來越少。這增加了硬件開發(fā)資源的壓力,需要進一步減少設(shè)計迭代。本文主要介紹了分立寬帶的設(shè)計PGIA注意重要方面,并展示它們PGIA驅(qū)動高速信號鏈μModule?數(shù)據(jù)收集解決方案的精確性能。

 

 

  一、PGIA設(shè)計描述

  圖1顯示分立式寬帶全差分PGIA簡化電路的框圖。有關(guān)此PGIA電路的關(guān)鍵規(guī)格和設(shè)計要求,請參見表1

1.png 

1. PGIA設(shè)計限制和關(guān)鍵規(guī)格

 

  ADI分立式PGIA使用以下部件構(gòu)建:

  ●ADA4898-1 低噪聲高速放大器

  ●LT5400 低噪聲高速放大器

  ●ADG1209 低電容iCMOS?多路復(fù)用器,用于控制PGIA增益

  ●ADA4945-1 寬帶全差分放大器(FDA)

  ADI這款寬帶PGIA電路選擇使用這些分立式組件來滿足表1中突出顯示的PGIA規(guī)格,用于在驅(qū)動全差分高速信號鏈μModule數(shù)據(jù)采集解決方案(例如 ADAQ23875 和 ADAQ23878)和以及ADC(例如 LTC2387-16/LTC2387-18)時實現(xiàn)優(yōu)化的交流和直流性能。

  

02.png 

1. 簡化的 PGIA 電路框圖

 

  二、設(shè)計技巧和組件選擇

這款寬帶分立式PGIA解決方案能否驅(qū)動基于高速SAR架構(gòu)的信號鏈μModule解決方案和實現(xiàn)優(yōu)化性能,取決于放大器和FDA的關(guān)鍵規(guī)格(例如帶寬、擺率、噪聲和失真)。選擇ADA4898-1和ADA4945-1是因為其增益帶寬積(GBW)支持該信號鏈的總體帶寬要求。只有驅(qū)動ADC(例如LTC2387-16/LTC2387-18)時,才需要使用ADA4945-1 (FDA)。設(shè)置PGIA增益的標準取決于所選的放大器、反饋電阻和多路復(fù)用器,我們將在下一節(jié)中詳細討論。

 

  三、設(shè)置PGIA增益

  選擇增益和反饋電阻

  放大器的增益電阻和反饋電阻應(yīng)該精確匹配。LT5400四通道電阻網(wǎng)絡(luò)提供0.2 ppm/°C的匹配漂移和0.01%的電阻匹配,工作溫度范圍很寬,共模抑制比(CMRR)優(yōu)于獨立匹配電阻。FDA周圍的增益電阻也需要精準匹配,以實現(xiàn)優(yōu)化的CMRR性能。

  LT5400電阻網(wǎng)絡(luò)用于設(shè)置放大器的增益。增益計算如公式1至公式3所示。

  

03.png 

  

04.png 

  使用LT5400時,通過設(shè)置R1 = R4和R2 = R3,增益為:

  

05.png 

放大器的增益和FDA(固定增益為2)構(gòu)成了PGIA的總增益,如表2所示

  LT5400系列提供多種電阻選項,如表2所示??梢允褂脝挝辉鲆媾渲玫姆糯笃鱽砼月稟DG1209多路復(fù)用器,所以在本例中,總PGIA設(shè)置為2。

  

06.png 

2. LT5400電阻選項和等效增益

 

  要將增益設(shè)置為高于20,需要在兩個ADA4898-1放大器的反相輸入端之間添加一個外部精密匹配的增益電阻(RGAIN),并使用LT5400-4作為反饋電阻來實現(xiàn)目標增益64和128,如圖2所示。

  要計算RGAIN值,請參考公式4至8。

  

07.png 

  

08.png 

  

09.png 

  

10.png 

  要實現(xiàn)所需的增益,RGAIN的值應(yīng)為:

  

11.png 

 

  選擇多路復(fù)用器

  使用多路復(fù)用器,通過選擇LT5400四通道電阻網(wǎng)絡(luò)可控制該PGIA電路的多個增益。為這個寬帶分立式PGIA設(shè)計選擇多路復(fù)用器時,應(yīng)考慮多路復(fù)用器的多個重要參數(shù),例如導(dǎo)通電阻(RON)、導(dǎo)通電容(CON)和關(guān)斷電容(COFF)。在這個寬帶PGIA設(shè)計中,建議使用ADG1209多路復(fù)用器。在放大器的反饋路徑中添加補償電容(Cc),會盡可能減小增益頻響的高頻尖峰(提高放大器的穩(wěn)定性),并降低多路復(fù)用器導(dǎo)通/關(guān)斷電容的影響。Cc與RON、反饋電阻和增益電阻會構(gòu)成一個極點,該極點將會補償反饋環(huán)路增益中寄生電容產(chǎn)生的零點的影響。應(yīng)優(yōu)化Cc值,以實現(xiàn)所需的閉環(huán)響應(yīng)。當ADA4898-1電路中使用更高的反饋電阻值時,因為其高輸入電容(ADA4898-1的輸入共模電容為2.5pF,差模電容為3.2pF),在閉環(huán)增益的頻響中會出現(xiàn)更高的尖峰。為了避免這個問題,在ADA4898-1中一個更高的反饋電阻需要并聯(lián)一個反饋電容。如圖2所示,此處選擇了 ADA4898-1 數(shù)據(jù)手冊中推薦的優(yōu)化Cc值2.7 pF。使用更小的Cc時,使增益頻響的尖峰更高,但是如果使用的Cc過大,則會影響閉環(huán)增益的增益平坦度。

  

12.png 

2. 多路復(fù)用器、LT5400 和 RGAIN 電阻設(shè)置 PGIA 增益

 

 

  四、PGIA電源

  圖3顯示用于評估該分立式寬帶寬PGIA設(shè)計性能的評估板。

13.png 

3. 分立式寬帶寬 PGIA 評估板

 

  由兩個高速ADA4898-1放大器和一個ADG1209多路復(fù)用器構(gòu)成的PGIA前端需要使用±15 V電源來驅(qū)動,而ADA4945-1 FDA需要使用6 V和2 V電源軌來實現(xiàn)優(yōu)化信號鏈性能。雖然此板需要使用臺式電源,但是針對該PGIA電路,我們更推薦 LTpowerPlanner? 電源軌的樹形結(jié)構(gòu)設(shè)計,它同樣展示了每個電源軌的負載電流,可參考圖4。

  

14.png 

4. 推薦的電源樹

 

 

  五、PGIA性能

  帶寬

  圖5顯示在不同的增益設(shè)置下,閉環(huán)增益與頻率的關(guān)系圖。當PGIA增益從2增大到128,其帶寬會降低,而其折合到輸出端(RTO)的噪聲會增大;因此,信噪比 (SNR)會降低。

  

15.png 

5. 帶寬與頻率的關(guān)系

 

  CMRR

  圖6顯示在不同的PGIA增益設(shè)置下,CMRR與頻率的關(guān)系圖。

16.png 

6. CMRR 與頻率的關(guān)系

 

  失真

  Audio Precision? (APX555)信號分析儀用于測試PGIA板(圖4)的失真性能,通過對不同的增益設(shè)置施加不同的輸入電壓,將其輸出設(shè)置為8.192 V p-p。圖7顯示分立式寬帶PGIA的總諧波失真(THD)與頻率性能之間的關(guān)系。

  

17.png 

7. PGIA THD 與頻率的關(guān)系

 

  關(guān)鍵規(guī)格匯總

  表3列出了使用分立式PGIA評估板(圖4)在測試臺上測得的關(guān)鍵PGIA規(guī)格,例如帶寬、擺率、漂移和失真。

18.png 

3. 獨立的PGIA的關(guān)鍵規(guī)格

 

  六、驅(qū)動信號鏈的PGIA μModule解決方案

  圖8顯示選定的多路復(fù)用器作為兩個低噪聲、高速放大器ADA4898-1的增益輸入端與LT5400精密電阻網(wǎng)絡(luò)并聯(lián)構(gòu)成的寬帶PGIA可以驅(qū)動有15MSPS采樣速率的ADAQ23875信號鏈uModule。ADAQ23875包含內(nèi)部全差分放大器;因此,應(yīng)旁路寬帶分立式PGIA評估板(圖4)中的FDA模塊。Audio Precision (APx555)信號源用于評估SNR和THD,在本例中,輸入幅度設(shè)置為約–0.5 dBFS。

  

19.png 

8. 驅(qū)動 ADAQ23875 的分立式 PGIA 的簡化信號鏈

 

  完整信號鏈性能

  噪聲

  有關(guān)完整信號鏈(圖8)在特定輸入范圍或增益設(shè)置下的動態(tài)范圍和折合到輸入端(RTI)的噪聲,請參考表4。

20.png 

4. PGIA驅(qū)動ADAQ23875時的動態(tài)范圍和RTI噪聲

 

  使用ADA4898-1放大器時,驅(qū)動ADAQ23875的分立式PGIA的SNR性能與頻率的關(guān)系圖如圖9所示。PGIA增益增大時,整個動態(tài)范圍或SNR會降低,這是由于單個電阻、放大器和μModule解決方案本身的噪聲引起的。

  ADAQ23878的高精度性能與高采樣速率相結(jié)合,可降低噪聲并支持過采樣,以實現(xiàn)極低的RMS噪聲并在寬帶內(nèi)檢測小幅度信號。換句話說,對快速瞬變和小信號電平進行數(shù)字化處理時,15 MSPS的采樣速率大大放寬了抗混疊濾波器要求并充分提高了帶寬。過采樣是指以比兩倍信號帶寬(滿足奈奎斯特標準所必需)快得多的速度進行采樣。例如,對ADAQ23875進行4倍過采樣可額外提供1位分辨率,或增加6 dB的動態(tài)范圍,換言之,由于此過采樣而實現(xiàn)的動態(tài)范圍改進定義為:ΔDR = 10 × log10 (OSR),單位dB。ADAQ23875的典型動態(tài)范圍在15 MSPS時為91 dB,對于4.096 V基準電壓源,其輸入對地短路。例如,當ADAQ23875進行256倍過采樣時,這對應(yīng)于29.297 kHz的信號帶寬和接近111 dB的動態(tài)范圍(對于不同的增益選項),因此可以精確檢測出μV級別的小信號。為了適應(yīng)所執(zhí)行的測量,可以應(yīng)用額外的過采樣來權(quán)衡噪聲和帶寬。

21.png 

9. 使用 PGIA 驅(qū)動 ADAQ23875 時,SNR 與頻率的關(guān)系

 

  失真

  圖10和圖11顯示使用分立式PGIA驅(qū)動ADAQ23875時,信號鏈(高達100 kHz,從100 kHz至1 MHz)的THD性能。由于ADA4898-1的帶寬和擺率開始下降,THD會隨著PGIA增益和輸入信號頻率增大而逐漸下降。圖11還顯示了使用PGIA驅(qū)動ADAQ23875,以及使用LTC6373和ADA945-1的組合在15 MSPS采樣率下驅(qū)動LTC2387-16時,兩個信號鏈的THD性能比較。

  

22.png 

10. 使用 PGIA 驅(qū)動 ADAQ23875 時,THD 與頻率的關(guān)系

  

23.png 

11. PGIA 驅(qū)動 ADAQ23875 以及 LTC6373 + ADA4945-1 驅(qū)動 LTC2387-16 時,THD 信號鏈的性能比較

 

  積分非線性(INL)和差分非線性(DNL)

  使用PGIA驅(qū)動ADAQ23875時,必須保持信號鏈的整體直流精度,這一點也很重要。圖12和圖13顯示PGIA增益為2時,典型的INL和DNL性能。對于所有其他增益設(shè)置,INL和DNL一般都保持在±0.5 LSB以內(nèi)。

  

24.png 

12. 驅(qū)動 ADAQ23875 的 PGIA (G = 2) 的 INL 圖

  

25.png 

13. 驅(qū)動 ADAQ23875 的 PGIA (G = 2) 的 DNL 圖

 

  總結(jié):

  本文介紹使用ADA4898-1放大器,ADG1209多路復(fù)用器和LT5400精密匹配電阻構(gòu)成分立寬帶寬帶PGIA設(shè)計。設(shè)計從幾十毫伏到100毫伏到10V單端/差分信號輸入范圍,同時驅(qū)動16位15MSPS采樣率的ADAQ23875信號鏈μModule解決方案可以實現(xiàn)高精度測量。并使用市場上可用的單片PGIA與完整的信號鏈相比,它可以提供更好的整體精度性能。這種寬帶寬帶信號鏈是專門為特定的客戶群體定制的,旨在構(gòu)建一用于自動測試設(shè)備、電源監(jiān)控和分析儀的測試儀器。

  • MICROCHIP(微芯) PIC18F26K22-I/SS 產(chǎn)品參數(shù)介紹
  • MICROCHIP(微芯)的 PIC18F26K22-I/SS 是一款極具特色和優(yōu)勢的微控制器,在眾多應(yīng)用中展現(xiàn)出卓越的性能和功能。PIC18F26K22-I/SS 采用了高性能的 18 位 CPU 內(nèi)核,運行速度高達 64 MHz,具備強大的數(shù)據(jù)處理能力,能夠高效地執(zhí)行復(fù)雜的指令和算法。其工作電壓范圍在 2.3V 至 5.5V 之間,為不同電源環(huán)境下的應(yīng)用提供了良好的適應(yīng)性。
    2024-07-31 223次
  • ADI(亞德諾)ADAU1701JSTZ音頻處理器技術(shù)解析
  • 在音頻處理領(lǐng)域,ADI(亞德諾)的 ADAU1701JSTZ 是一款性能出色的音頻處理器,為高質(zhì)量音頻應(yīng)用提供了強大的支持。ADAU1701JSTZ 采用先進的SigmaDSP?內(nèi)核,其工作頻率可達50 MHz,能夠快速且高效地處理音頻數(shù)據(jù),確保實時性和精確性。
    2024-07-15 242次
  • 了解ADSP-21489BSWZ-4B數(shù)字信號處理器
  • 在數(shù)字信號處理的舞臺上,ADI(亞德諾)的 ADSP-21489BSWZ-4B 以其卓越的性能和先進的特性脫穎而出,成為眾多應(yīng)用的核心驅(qū)動力。ADSP-21489BSWZ-4B 基于SHARC?架構(gòu),工作頻率高達 400 MHz。這種高頻率賦予了它強大的數(shù)據(jù)處理能力,能夠迅速執(zhí)行復(fù)雜的數(shù)字信號處理算法和指令,確保在實時性要求嚴苛的應(yīng)用中也能迅速響應(yīng)。
    2024-07-15 245次
  • ADI(亞德諾)ADSP-21489KSWZ-5B技術(shù)詳解
  • ADI(亞德諾)的 ADSP-21489KSWZ-5B 是一款性能卓越、功能強大的處理器,為各種復(fù)雜的信號處理任務(wù)提供了高效可靠的解決方案。ADSP-21489KSWZ-5B 基于先進的SHARC?架構(gòu),工作頻率高達 500 MHz。這種高頻率使得它能夠以極快的速度處理數(shù)據(jù)和執(zhí)行指令,具備強大的運算能力和數(shù)據(jù)處理能力,能夠在短時間內(nèi)完成大量復(fù)雜的數(shù)字信號處理任務(wù),滿足對實時性和處理速度要求極高的應(yīng)用場景。
    2024-07-15 205次
  • ADAU1401AWBSTZ-RL音頻處理器技術(shù)解析
  • 在音頻處理領(lǐng)域,ADI(亞德諾)的 ADAU1401AWBSTZ-RL 是一款性能卓越、功能豐富的音頻處理器,為各種音頻應(yīng)用提供了強大的支持。ADAU1401AWBSTZ-RL 基于 SigmaDSP? 內(nèi)核架構(gòu),具有強大的數(shù)字信號處理能力。其工作頻率高達 294.912 MHz,使得它能夠快速而高效地處理音頻數(shù)據(jù),輕松應(yīng)對復(fù)雜的音頻算法和處理任務(wù)。
    2024-07-15 168次

    萬聯(lián)芯微信公眾號

    元器件現(xiàn)貨+BOM配單+PCBA制造平臺
    關(guān)注公眾號,優(yōu)惠活動早知道!
    10s
    溫馨提示:
    訂單商品問題請移至我的售后服務(wù)提交售后申請,其他需投訴問題可移至我的投訴提交,我們將在第一時間給您答復(fù)
    返回頂部